[صفحه اصلی ]    
بخش‌های اصلی
صفحه اصلی::
دفتر مرکزی انجمن‏های علمی::
فرمها و آئین‏نامه‏ها::
نشریات علمی::
اخبار::
گالری تصاویر::
سوالات متداول::
انجمن دانشکده‏ها::
کنفرانس‏ها و همایش‏ها::
تماس با ما::
تسهیلات ویژه::
::

AWT IMAGE

AWT IMAGE

جستجو در پایگاه

جستجوی پیشرفته
..
دریافت اطلاعات پایگاه
نشانی پست الکترونیک خود را برای دریافت اطلاعات و اخبار پایگاه، در کادر زیر وارد کنید.
..
نظرسنجی
پيشنهاد شما در رابطه با مطالب نشريه علمي نگاه چيست؟
به بيان دستاوردهاي انجمن‏هاي علمي بپردازد.
به جمع آوري و نشر آخرين دست آوردهاي روز دنيا در زمينه هاي علمي بپردازد.
اخبار دانشگاه را منعكس سازد.
به بيان دستاوردهاي علمي اساتيد بپردازد.
به نقد و بررسي امور دانشجويان در زمينه علمي بپردازد.
   
..
:: برگزاری دوره آموزشی FPGA ::

FPGA یا (Field-Programmable Gate Array) آرایه گیت های قابل برنامه ریزی  یک مدار مجتمع است که می توان آن را پس از اتمام فرآیند تولید، مطابق نیاز طراح برنامه ریزی نمود و روابط منطقی بین پایه های ورودی و خروجی را تغییر داد. از این رو به این تراشه ها قابل برنامه ریزی می گویند. روابط منطقی درون این تراشه‌ها را اغلب با زبان توصیف سخت افزار (HDL) مشخص می کنند. علاوه بر HDL از طراحی شماتیک، State Diagram و برنامه‌نویسی به زبان های دیگر مانند C نیز می توان استفاده کرد که توسط برنامه‌ای که به واسطه آن طراحی را انجام می‌دهید به کد HDL تبدیل می گردد . به دلیل استفاده مستقیم از گیت ها در انجام عملیات‌، این تراشه‌ها دارای سرعت و دقت بسیار بالا هستند.

با توجه به اهمیت FPGA در صنایع نظامی، کامپیوتر و... ،یادگیری این مهارت به ویژه برای دانشجویان کامپیوتر و برق بسیار مفید و الزامی است. از این رو انجمن علمی دانشکده کامپیوتر اقدام به برگزاری دوره آموزشی FPGA  نمود. این دوره آموزشی که در دوازده جلسه طی شش هفته در دانشکده کامپیوتر دانشگاه علم و صنعت ایران توسط دکتر بهزاد دائمی برگزار گردید، از استقبال خوبی از طرف دانشجویان رو‌به‌رو گردید.

سرفصل‌های ارایه شده در این دوره اموزشی به شرح زیر می‌باشد:

  1. مقدمات چیستی FPGA و معماری دیجیتال
  2. تنظیمات سینتسایزر و روش‌های درست ساخت HDL
  3. روش‌های گذاشتن Physical Constraints
  4. روش‌های گذاشتن Timing Constraints
  5. ملاحظات مربوط به مدار چاپی
  6. مختصری در مورد مباحث پیشرفته
  7. طراحی برای کاهش توان مصرفی rocket I/O و ...

AWT IMAGE

دفعات مشاهده: 1076 بار   |   دفعات چاپ: 98 بار   |   دفعات ارسال به دیگران: 0 بار   |   0 نظر
سایر مطالب این بخش سایر مطالب این بخش نسخه قابل چاپ نسخه قابل چاپ ارسال به دوستان ارسال به دوستان
کلیه حقوق مادی و معنوی این سایت متعلق به دانشگاه علم و صنعت ایران می باشد . نقل هرگونه مطلب با ذکر منبع بلامانع می باشد .